博客
关于我
强烈建议你试试无所不能的chatGPT,快点击我
altera小实验——第一个demo指导书
阅读量:5293 次
发布时间:2019-06-14

本文共 915 字,大约阅读时间需要 3 分钟。

开发板型号:DE-2

FPGA型号:EP2C35F672C6N

软件型号:Quartus II 13.0

电源:输出DC(直流)9V 1.3A

下载线:USB-方口下载线

准备

接好电源线数据线,并等待数据驱动安装,若安装不成功则手动安装;

手动安装驱动:控制面板---硬件和声音---设备管理器---通用串行总线控制器,注意有叹号或者×号的总线选项,右键---更新驱动程序软件---浏览计算机以查找驱动程序软件,选择altera目录文件中的drivers文件夹即可;

正式开始
建立工程

注意器件选择

工程建立完成

编写代码。可以通过任意代码编译器代码编译。保存文件为work.v

module work(         SW,         LEDR         );input [17:0]SW;output[17:0]LEDR; assign LEDR = SW;  //点亮switch对应的LED灯 endmodule

添加文件到工程。Project---add/remove files in project,add work.v到工程中,点击files块可以看到已添加的文件。

编译工程。双击CompileDesign
分配管脚

分配管脚的方法可以额通过CVS文件分配或者手动分配。

使用文件分配:assignment---import assignment,选择DE2_pin_assignments.csv。若顶层文件管脚名称与CVS文件中一致,则可直接分配完成。

点开assignment---pin planner可以看到管脚已分配。

手动分配。点击pin planner手动分配管脚。

重新编译文件。
双击program device(open programmer)。点击Hardware中选择USD-Blaster,若检测到FPGA,则如下图;否则,关闭工程重新打开。

烧写程序。点击start,在右上方progress显示进度。
验证效果。波动SW按键观察LEDR灯显示。

转载于:https://www.cnblogs.com/mingmingruyue99/p/7202012.html

你可能感兴趣的文章
ASP.NET - TreeView控件,只操作最后一级节点
查看>>
设计模式示例系列随笔
查看>>
HTTP协议概述
查看>>
Available to Promise (ATP) in SAP-SD
查看>>
Google Talk
查看>>
Spring 之注解事务 @Transactional
查看>>
ArrayList,LinkedList的对比
查看>>
eclipse 最简单的方法 显示行号
查看>>
Winform应用ssk皮肤
查看>>
Java实现二叉树先序,中序,后序遍历
查看>>
Hello World
查看>>
java 打印栈信息
查看>>
解决flex4 分辨率自适应问题
查看>>
表扫描和索引扫描
查看>>
移动硬盘加密!让windows用户无法查看移动硬盘!
查看>>
部署Flask项目到腾讯云服务器CentOS7
查看>>
使用python实现京东抢购脚本
查看>>
登录之后更新导航
查看>>
saddle中每一个属性赋值给到WebPlate中的同名属性
查看>>
图论专题考试2 爆零祭
查看>>